Aller au contenu

ARM Cortex-A9 MPCore

Un article de Wikipédia, l'encyclopédie libre.
ARM Cortex-A9
Description de cette image, également commentée ci-après
SoC MediaTek M6575
Informations générales
Production 2007
Concepteur ARM Holdings
Fabricant Samsung Electronics et TSMCVoir et modifier les données sur Wikidata
Performances
Fréquence 0,8 GHz à 2 GHz
Taille du cache
Niveau 1 32 KB Instructions, 32 KB Données
Niveau 2 128 KB–8 MB (configurable avec le contrôleur de cache L2sr1)

Spécifications physiques
Cœur 1–4
Architecture et classification
Architecture ARMv7-A
Historique

Le Cortex-A9 MPCore est un microprocesseur 32-bit conçu par la société ARM, pour un fonctionnement multicœur et utilisé dans différents SoC basés sur l'architecture ARM[1]. Il fait partie, avec le Cortex-A5 (version très faible consommation), de la 2e génération de processeurs ARM Cortex-A. Il possède un jeu d'instructions ARMv7-A avec un pipeline superscalaire permettant l'exécution dans le désordre. L'architecture est prévue pour comporter jusqu'à 4 cœurs simultanés.

Il suit la technologie Cortex-A8 dans la 1re génération et précède la 3e génération, ou il sera remplacé par le Cortex-A15, le Cortex-A7 étant le remplaçant du Cortex-A5, et le Cortex-A12 venant se placer en intermédiaire puissance/consommation dans cette génération.

  • Il utilise un processeur vectoriel flottant VFPv3-D16[2]

Spécifications

[modifier | modifier le code]

Liens externes

[modifier | modifier le code]
(en + ja + zh-CN) Cortex-A9 Processor sur le site d'ARM.
(en) Cortex™-A9 Floating-Point Unit Technical Reference Manual – Revision: r4p1 (Version PDF) sur infocenter.ARM.com

Références

[modifier | modifier le code]
  1. (en) « ARM Cortex-A9 MPCore », Arm.com (consulté le )
  2. (en) Cortex-A9 Floating-Point Unit Technical Reference Manual