跳转到内容

单元

本页使用了标题或全文手工转换
维基百科,自由的百科全书

单元cell)在电子设计自动化(EDA)中,是软件中对电子电路的示意图物理布局内某个组件的抽象表示。[1]

基于单元的设计方法是一种使设计人员能够在不同抽象层次上分析芯片设计的技术。例如,一名设计人员可能侧重于逻辑功能(高层),而另一名可能专注于物理实现(低层)。该技术还使设计人员能够在更复杂的设计中重用组件,而无需理解所有实现细节。[來源請求]

相关

[编辑]

参考

[编辑]
  1. ^ Jansen, Dirk (编). The Electronic Design Automation Handbook. Boston, MA: Springer US. 2003: 37. ISBN 978-1-4419-5369-8. doi:10.1007/978-0-387-73543-6 (英语). In a modern design flow logic design is automatic and will be done by logic synthesis tools. To simplify electrical and geometrical design (layout) of digital ASICs (Application Specific Integrated Circuit) basic cells are taken from a cell library rather than designing individual circuit elements.