Zum Inhalt springen

Transmeta Efficeon

aus Wikipedia, der freien Enzyklopädie
Dies ist eine alte Version dieser Seite, zuletzt bearbeitet am 17. November 2004 um 01:13 Uhr durch Stickedy (Diskussion | Beiträge). Sie kann sich erheblich von der aktuellen Version unterscheiden.

Efficeon ist eine besonders stromsparende Prozessor-Familie der Firma Transmeta, die vor allem für Embedded Systeme, Notebooks sowie geräuscharmen Arbeitsplatzrechner, bei denen auf eine aktive Kühlung verzichtet wird, eingesetzt werden soll.

Der 256-Bit-Prozessor setzt wie sein Vorgänger Crusoe auf die Code-Morphing-Technik und die VLIW-Architektur. Die Effizienz des Code-Morphing wurde jedoch deutlich verbessert. Bisher emuliert diese Technik die x86-Prozessor-Architektur inklusive Intels SSE2-Befehlssatz. Theoretisch könnten jedoch auch andere Architekturen emuliert werden.

Modelle

  • Efficeon TM8300, TM8600 und TM8620
    • 192 KB L1-Cache
    • 1024 KB L2-Cache (TM8300: 512 KB L2-Cache)
    • MMX, SSE, SSE2
    • VLIW
    • Besonderheiten:
      • Northbridge in CPU integriert
      • Code-Morphing-Technik
      • LongRun!2-Technik
    • Erscheinungsdatum: Juni 2004
    • Fertigungstechnik: 0,13 µm
    • Produzent: TSMC
    • Taktraten:
  • Efficeon TM8500, TM8800 und TM8820
    • 192 KB L1-Cache
    • 1024 KB L2-Cache (TM8500: 512 KB L2-Cache)
    • MMX, SSE, SSE2
    • VLIW
    • Besonderheiten:
      • Northbridge in CPU integriert
      • Code-Morphing-Technik
      • LongRun!2-Technik
    • Erscheinungsdatum:
    • Fertigungstechnik: 0,09 µm
    • Produzent: Fujitsu
    • Taktraten: