Paritätsbit

Ergänzungsbit
Dies ist eine alte Version dieser Seite, zuletzt bearbeitet am 5. Januar 2004 um 13:30 Uhr durch Gurumaker (Diskussion | Beiträge) (Überarb. -> allgemeingültigen Definition). Sie kann sich erheblich von der aktuellen Version unterscheiden.

Das Paritätsbit ist ein Prüfbit, welches an ein Byte gebunden ist und der Fehlererkennung dient. Mit Hilfe des Paritätsbit lässt sich ein 1-Bit-Fehler in einem Daten-Byte (8 Bit) feststellen, jedoch nicht korrigieren. Hierfür gibt es Weiterentwicklungen wie den Hamming-Code oder das ECC-Verfahren. Beide Verfahren werden vorwiegend bei der Fehlererkennung in Speichermodul Verwendet.

Unterschieden wird zwischen zwei Paritätsprotokollen: even und not even oder gerade und ungerade Parität. Beide Protokolle ermitteln die Anzahl der Einsen innerhalb des zugeordneten Bytes. Entsprechend wird dem Paritätsbit eine Null zugeordnet, wenn das Protokoll even verwendet wird, und eine Eins bei der Verwendung von not even.

Paritätsbits finden u.a. in der DFÜ, Netzwerktechnik und bei Speichermodulen Verwendung.

Siehe auch: CRC