Erasable Programmable Logic Device

Dies ist eine alte Version dieser Seite, zuletzt bearbeitet am 3. Juli 2007 um 20:58 Uhr durch Wdwd (Diskussion | Beiträge) (Historische Anmerkung). Sie kann sich erheblich von der aktuellen Version unterscheiden.

EPLD (Erasable Programmable Logic Device) ist ein bereits als historischer zu bezeichnender, durch UV-Licht löschbarer programmierbarer Logikbaustein, der in der Floating-Gate-Technologie aufgebaut ist. Im Vergleich zu PAL-Bausteinen ist die Anzahl der Gatter, die programmiert werden können, um einiges höher.

Bei der Programmierung des EPLD wird auf dem isolierten Floating-Gate Ladung gespeichert, die mit UV-Licht wieder gelöscht werden kann, da diese Strahlung die Ladungen wieder entfernt. Ein geladenes Floating-Gate stellt dabei eine Unterbrechung dar. Ein EPLD ist aus einer UND-Gatter-Eingangsmatrix aufgebaut, die programmiert werden kann, sowie aus einer Oder-Ausgangsmatrix, welche bereits fest verdrahtet auf dem Chip ist.

Die EPLDs gibt es seit etwa 1984. Sie werden heute kaum noch eingesetzt und sind praktisch vollständig durch CPLDs oder FPGAs ersetzt worden.