Cyrix Cx486DLC

Mikroprozessor
Dies ist eine alte Version dieser Seite, zuletzt bearbeitet am 19. Mai 2006 um 10:57 Uhr durch Roeme (Diskussion | Beiträge) (Modelldaten: typo). Sie kann sich erheblich von der aktuellen Version unterscheiden.

Die Cyrix Cx486DLC (Codename: M5) war eine der ersten CPUs von Cyrix (Cx486-Reihe) und als "grosser Bruder" des Cx486SLC den Intel-Chips 486SX und 486DX Konkurrenz bieten.

Cyrix Cx486DLC

Gemeinsamkeiten mit dem Cx486SLC

  • Texas Instruments verkaufte auch von dieser CPU eine eigene Version mit dem Namen TI486SXL. Wie beim Cx486SLC besaß diese CPU 8 KB L1-Cache statt den originalen 1 KB.
  • Hybrid-CPU: Eigenschaften einer aktuellen CPU, aber sockel-kompatibel zum Vorgänger.
  • Befehlsatz des 80486
  • kein integrierter mathematischer Koprozessor
  • kann einen externen mathematischen Koprozessor benutzen
  • Taktfrequenzen: 25, 33 und 40 MHz

Unterschiede zum Cx486SLC

  • Volle 32-Bit (keine Bus-Beschränkung auf 16-Bit)
  • Leistung bei 33MHz vergleichbar mit 486SX bei 25MHz

Geschichte

Der Cyrix Cx486DLC wurde 1992 eingeführt. Der Erfolg bei grossen OEMs war bescheiden, der Prozessor war aber unter Enthusiasten dafür bekannt mit einem Intel 486SX-25 konkurrieren zu können (ähnlich wie der AMD 386DX-40). Er wurde deswegen manchmal als geringfügig schnellerer Ersatz für eine 80386 CPU verwendet. Als die Preise der Intel-CPUs fielen, wurde es für Cyrix schwierig, die DLC und SLC-Chips konkurrenzfähig zu halten und führte deshalb 1993 pin-kompatible Versionen der beiden CPUs ein.

Modelldaten

  • Codename: M5
  • Verkauft als: Cyrix Cx486DLC & Texas Instrument TI486SXL
  • L1-Cache: 1 KB (unified) (8 KB beim TI486SCXL)
  • L2-Cache: abhängig vom verwendeten Mainboard bzw. Chipsatz
  • Sockel für 80386 CPUs mit einem Front Side Bus von 16 bis 33 MHz
  • Betriebsspannung (VCore): 5,0V
  • Erscheinungsdatum: Juni 1992
  • Fertigungstechnik:
  • Die-Größe: ? mm² bei 0,6 Millionen Transistoren
  • Taktraten: 20, 33 und 40 MHz