Przejdź do zawartości

Programmable Array Logic

Z Wikipedii, wolnej encyklopedii
To jest stara wersja tej strony, edytowana przez 194.63.135.105 (dyskusja) o 15:33, 14 lis 2008. Może się ona znacząco różnić od aktualnej wersji.

PAL (Programable Array Logic) - układ na matrycy PLD posiadający jedną część nie programowalną podobnie jak układ PLE z tym, że PAL posiada programowalną matrycę bramek AND.

Niektóre układy PAL:

PAL16L8

  • obudowa 20 wyprowadzeń
  • 10 wejść logicznych
  • 8 wyjść (w tym 6 ze sprzężeniem zwrotnym, mogą być użyte jako dodatkowe wejścia lub do budowy wielopoziomowych układów logicznych)
  • każde wyjście posiada 7 termów dołączonych do bramek OR oraz jeden term dla sygnału OE (Output Enable)

PAL16R6

  • układ rejestrowy
  • obudowa 20 wyprowadzeń
  • 2 wyprowadzenia dedykowane
    • PIN 1 jako CLK do rejestrów
    • PIN 11 jako sygnał OE do buforów rejestrowych
  • 8 wejść logicznych
  • 6 wyjść rejestrowych
  • 2 wyjścia kombinacyjne (mogą pracować w trybie wejścia)
  • każde wyjście rejestrowe posiada 8 termów, a wyjście kombinacyjne 7 termów oraz jeden term dla sygnału OE (jak w PAL16L8)

Opis oznaczeń układów PAL:

np. PAL 20 R 8

pierwsza liczba oznacza ilość wejść + wyjść ze sprzężeniem zwrotnym

litera oznacza:

  • L/H - układ kombinacyjny z wyjściami aktywnymi 0/1
  • C - układ z wyjściami komplementarnymi
  • P - układ z polaryzacją programowalną
  • R - układ rejestrowy
  • RA - rejestrowy asynchroniczny
  • V - układ z makrokomórkami o typie programowalnym (mogą być logiczne lub rejestrowe lub wejściowe)

druga liczba oznacza ilość bloków wyjściowych

czyli PAL20R8 jest to układ rejestrowy o 20 wejściach lub wyjściach ze sprzężeniem zwrotym o 8 wyjściach


Szablon:Elektronika stub