Ir al contenido

Reduced instruction set computing

De Wikipedia, la enciclopedia libre

Esta es una versión antigua de esta página, editada a las 13:43 9 feb 2002 por Otnirebal (discusión · contribs.). La dirección URL es un enlace permanente a esta versión, que puede ser diferente de la versión actual.

(difs.) ← Revisión anterior · Ver revisión actual (difs.) · Revisión siguiente → (difs.)

Del inglés Reduced Instruction Set Computer. Conjunto de procesadores

con las siguientes características fundamentales:

    1. Instrucciones de tamaño fijo y presentadas en un reducido numero de formatos
    1. Solo las instrucciones de carga y almacenamiento acceden a memoria a por datos


Además estos procesadores suelen disponer de muchos registros de propósito general.


El objetivo de diseñar maquinas con esta arquitectura es posibilitar la segmentación y el

paralelismo en la ejecución de instrucciones y reducir los accesos

a memoria.




Las máquinas RISC protagonizan la tendencia actual de construcción de microprocesadores. PowerPC,

Merced, MIPS, ARM... son ejemplos de algunos de ellos.