„Current Mode Logic“ – Versionsunterschied
[gesichtete Version] | [gesichtete Version] |
Keine Bearbeitungszusammenfassung |
K Defekter Weblink ersetzt |
||
(6 dazwischenliegende Versionen von 4 Benutzern werden nicht angezeigt) | |||
Zeile 1: | Zeile 1: | ||
[[Datei:CML output stage.svg|thumb|right|Eine Ausgangsstufe in CML]] |
[[Datei:CML output stage.svg|thumb|right|Eine Ausgangsstufe in CML]] |
||
Bei dem englischen Begriff {{lang|en|'''Current Mode Logic'''}} (kurz: '''CML''', |
Bei dem englischen Begriff {{lang|en|'''Current Mode Logic'''}} (kurz: '''CML''', deutsch ''Stromschaltlogik''), auch {{enS|'''Source Coupled Logic'''}} (kurz: '''SCL''', deutsch in etwa ''[[Feldeffekttransistor|Source]]-gekoppelte Logik''), handelt es sich in der [[Digitaltechnik]] um einen Schnittstellen-[[Standard]] für kabelbasierende Hochgeschwindigkeits-[[Datenübertragung]]en mit [[Bitrate]]n zwischen 312,5 MBit/s bis 12,5 GBit/s. CML ist mit dem Übertragungsstandard [[Low Voltage Differential Signaling]] (LVDS) vergleichbar, weist allerdings für die verwendeten [[Kupferkabel]] einen fix definierten [[Leitungswellenwiderstand]] von 50 Ω auf.<ref name="an291"/> CML ist standardisiert im [[JEDEC]]-Standard JESD204.<ref name="JESD204"/> |
||
Im Rahmen von Netzwerkprotokollschicht-Modellen beschreibt CML die unterste [[OSI-Modell#Schicht 1 – Bitübertragungsschicht|physische Bitübertragungsschicht]], nicht die darauf aufsetzenden höheren [[Netzwerkprotokoll|Protokoll]]-Schichten. CML findet Einsatz unter anderem bei [[Digital-Analog-Umsetzer]]n und [[Analog-Digital-Umsetzer]]n mit hohen [[Datenrate]]n zur Datenanbindung an digitale Logikschaltungen wie [[Field Programmable Gate Array]]s (FPGAs).<ref name="surv1"/> Weitere Anwendungen sind Schnittstellen, die auf dem [[Transition-Minimized Differential Signaling]] (TMDS) basieren. Beispiele dafür sind [[Digital Visual Interface]] (DVI) und [[High-Definition Multimedia Interface]] (HDMI).<ref name="sili1"/> CML verwendet eine [[differenzielle Übertragung]] auf Leitungen definierter [[Wellenimpedanz]]. Als aktive Bauelemente kommen [[Bipolartransistor]]en im linearen Betriebsbereich zum Einsatz; die Spannungsdifferenz zwischen den beiden Leitungen beträgt im Nennwert 800 mV. |
|||
== Einzelnachweise == |
== Einzelnachweise == |
||
<references> |
<references> |
||
<ref name="an291">{{Internetquelle | |
<ref name="an291">{{Internetquelle |url=https://www.analog.com/media/en/technical-documentation/app-notes/hfan010-introduction-to-lvds-pecl-and-cml.pdf |titel=Introduction to LVDS, PECL, and CML (HFAN-1.0) |werk=analog.com |hrsg=Maxim Integrated Circuits |datum=2008-04 |format=PDF; 118 kB |sprache=en |offline= |archiv-url= |archiv-datum= |archiv-bot= |zugriff=2023-11-14}}</ref> |
||
<ref name="JESD204">{{Internetquelle | url= http://www.jedec.org/sites/default/files/docs/JESD204B.pdf | titel= Serial Interface for Data Converters, JEDEC-Standard JESD204 |kommentar = beschränkter Zugang | hrsg= JEDEC | datum= April 2006 | zugriff=2014-04-30}}</ref> |
<ref name="JESD204">{{Internetquelle | url= http://www.jedec.org/sites/default/files/docs/JESD204B.pdf | titel= Serial Interface for Data Converters, JEDEC-Standard JESD204 |kommentar = beschränkter Zugang | hrsg= JEDEC | datum= April 2006 | zugriff=2014-04-30}}</ref> |
||
<ref name="surv1">{{Internetquelle | url = http://www.analog.com/static/imported-files/tech_articles/JESD204B-Survival-Guide.pdf | titel = JESD204B Survival Guide | hrsg= Analog Devices - Technical Article | zugriff=2014-04-30}}</ref> |
<ref name="surv1">{{Internetquelle | url = http://www.analog.com/static/imported-files/tech_articles/JESD204B-Survival-Guide.pdf | titel = JESD204B Survival Guide | hrsg= Analog Devices - Technical Article | zugriff=2014-04-30}}</ref> |
||
<ref name="sili1">{{Internetquelle | url = http://www.siliconimage.com/docs/SiI-WP-007-A.pdf | titel = Digital Visual Interface & TMDS Extensions, White Paper | hrsg = Silicon Image | datum = 2004 | zugriff = 2015-02-19 }}</ref> |
|||
</references> |
</references> |
||
Aktuelle Version vom 14. November 2023, 19:14 Uhr

Bei dem englischen Begriff Current Mode Logic (kurz: CML, deutsch Stromschaltlogik), auch englisch Source Coupled Logic (kurz: SCL, deutsch in etwa Source-gekoppelte Logik), handelt es sich in der Digitaltechnik um einen Schnittstellen-Standard für kabelbasierende Hochgeschwindigkeits-Datenübertragungen mit Bitraten zwischen 312,5 MBit/s bis 12,5 GBit/s. CML ist mit dem Übertragungsstandard Low Voltage Differential Signaling (LVDS) vergleichbar, weist allerdings für die verwendeten Kupferkabel einen fix definierten Leitungswellenwiderstand von 50 Ω auf.[1] CML ist standardisiert im JEDEC-Standard JESD204.[2]
Im Rahmen von Netzwerkprotokollschicht-Modellen beschreibt CML die unterste physische Bitübertragungsschicht, nicht die darauf aufsetzenden höheren Protokoll-Schichten. CML findet Einsatz unter anderem bei Digital-Analog-Umsetzern und Analog-Digital-Umsetzern mit hohen Datenraten zur Datenanbindung an digitale Logikschaltungen wie Field Programmable Gate Arrays (FPGAs).[3] Weitere Anwendungen sind Schnittstellen, die auf dem Transition-Minimized Differential Signaling (TMDS) basieren. Beispiele dafür sind Digital Visual Interface (DVI) und High-Definition Multimedia Interface (HDMI).[4] CML verwendet eine differenzielle Übertragung auf Leitungen definierter Wellenimpedanz. Als aktive Bauelemente kommen Bipolartransistoren im linearen Betriebsbereich zum Einsatz; die Spannungsdifferenz zwischen den beiden Leitungen beträgt im Nennwert 800 mV.
Einzelnachweise
[Bearbeiten | Quelltext bearbeiten]- ↑ Introduction to LVDS, PECL, and CML (HFAN-1.0). (PDF; 118 kB) In: analog.com. Maxim Integrated Circuits, April 2008, abgerufen am 14. November 2023 (englisch).
- ↑ Serial Interface for Data Converters, JEDEC-Standard JESD204. JEDEC, April 2006, abgerufen am 30. April 2014 (beschränkter Zugang).
- ↑ JESD204B Survival Guide. Analog Devices - Technical Article, abgerufen am 30. April 2014.
- ↑ Digital Visual Interface & TMDS Extensions, White Paper. Silicon Image, 2004, abgerufen am 19. Februar 2015.