„Pin Grid Array“ – Versionsunterschied
Erscheinungsbild
[gesichtete Version] | [gesichtete Version] |
Inhalt gelöscht Inhalt hinzugefügt
Pemu (Diskussion | Beiträge) KKeine Bearbeitungszusammenfassung |
Aka (Diskussion | Beiträge) K →Weblinks: falsche Aufzählungszeichen entfernt (Wikipedia:Textbausteine/Schwesterprojekte) |
||
(Eine dazwischenliegende Version von einem anderen Benutzer wird nicht angezeigt) | |||
Zeile 1: | Zeile 1: | ||
[[Datei:AMD Phenom II X6 1090T (HDT90ZFBK6DGR) CPU-pins PNr°0295.jpg|miniatur|hochkant=1.5|Großaufnahme der Pins eines Pin Grid Arrays]] |
[[Datei:AMD Phenom II X6 1090T (HDT90ZFBK6DGR) CPU-pins PNr°0295.jpg|miniatur|hochkant=1.5|Großaufnahme der Pins eines Pin Grid Arrays]] |
||
[[Datei:Intel Pentium III 1100 (RB80526PY005256)-bottom oblique PNr°0356.jpg|miniatur|hochkant=1.5|Pin Grid Array von unten]] |
[[Datei:Intel Pentium III 1100 (RB80526PY005256)-bottom oblique PNr°0356.jpg|miniatur|hochkant=1.5|Pin Grid Array von unten]] |
||
Ein '''Pin Grid Array''' ('''PGA''', engl. ''Kontaktstift-Rasterfeld'') ist ein [[Chipgehäuse|Gehäusetyp]] für [[Integrierter Schaltkreis|integrierte Schaltkreise]], der vor allem bei [[Prozessor |
Ein '''Pin Grid Array''' ('''PGA''', engl. ''Kontaktstift-Rasterfeld'') ist ein [[Chipgehäuse|Gehäusetyp]] für [[Integrierter Schaltkreis|integrierte Schaltkreise]], der vor allem bei [[Prozessor]]en verwendet wird. |
||
Der Schaltkreis in Form eines Siliziumchips ([[Die (Halbleitertechnik)|Die]]) ist auf einem keramischen ([[CPGA]]), organischen ([[OPGA]]) oder kunststoffbasierten Träger ([[PPGA]]) befestigt, der auf einer Seite mit einer Anzahl von Kontaktstiften (Pins) versehen ist, über welche die Daten-, Steuer- und Versorgungsleitungen des Schaltkreises nach außen geführt sind. |
Der Schaltkreis in Form eines Siliziumchips ([[Die (Halbleitertechnik)|Die]]) ist auf einem keramischen ([[CPGA]]), organischen ([[OPGA]]) oder kunststoffbasierten Träger ([[PPGA]]) befestigt, der auf einer Seite mit einer Anzahl von Kontaktstiften (Pins) versehen ist, über welche die Daten-, Steuer- und Versorgungsleitungen des Schaltkreises nach außen geführt sind. |
||
Zeile 14: | Zeile 14: | ||
== Weblinks == |
== Weblinks == |
||
{{commonscat|PGA integrated circuit packages}} |
|||
[[Kategorie:Gehäuse]] |
[[Kategorie:Gehäuse]] |
Aktuelle Version vom 3. Februar 2020, 22:04 Uhr


Ein Pin Grid Array (PGA, engl. Kontaktstift-Rasterfeld) ist ein Gehäusetyp für integrierte Schaltkreise, der vor allem bei Prozessoren verwendet wird.
Der Schaltkreis in Form eines Siliziumchips (Die) ist auf einem keramischen (CPGA), organischen (OPGA) oder kunststoffbasierten Träger (PPGA) befestigt, der auf einer Seite mit einer Anzahl von Kontaktstiften (Pins) versehen ist, über welche die Daten-, Steuer- und Versorgungsleitungen des Schaltkreises nach außen geführt sind.
Diese Kontakte können entweder direkt in eine Leiterplatte eingelötet werden oder mittels eines Sockels, z. B. eines ZIF-Sockels eingebaut werden.
Verwandte Bauformen
[Bearbeiten | Quelltext bearbeiten]Weblinks
[Bearbeiten | Quelltext bearbeiten]Commons: PGA integrated circuit packages – Sammlung von Bildern, Videos und Audiodateien