„Ceramic Pin Grid Array“ – Versionsunterschied
Erscheinungsbild
[gesichtete Version] | [gesichtete Version] |
Inhalt gelöscht Inhalt hinzugefügt
Suit (Diskussion | Beiträge) Änderung 69666923 von Rhino2 wurde rückgängig gemacht. |
K Bot: Ändere: en:Ceramic pin grid array |
||
Zeile 14: | Zeile 14: | ||
[[ar:شبكة إبر مصفوفة بالخزف]] |
[[ar:شبكة إبر مصفوفة بالخزف]] |
||
[[en: |
[[en:Ceramic pin grid array]] |
||
[[pl:CPGA]] |
[[pl:CPGA]] |
||
[[pt:Ceramic pin grid array]] |
[[pt:Ceramic pin grid array]] |
Version vom 22. Mai 2010, 09:34 Uhr

Das Ceramic Pin Grid Array (CPGA) ist eine Gehäusebauform für elektronische Chips, wie zum Beispiel Prozessoren.
Der Halbleiterchip ist dabei auf einem wärmeleitenden Keramikträger fixiert, über und durch den die Signal- und Datenleitungen auf ein Raster (Array) von nadelähnlichen Kontakten (Pins) geleitet werden. In der Regel wird der Träger mit seinen Kontakten in einen entsprechenden Sockel gesteckt.
Verbreitete Prozessoren mit CPGA als Träger sind zum Beispiel die erste Generation der Pentium-Prozessoren, die Sockel-A-Varianten des Athlon (nur Thunderbird) und die Duron-Familie.