„Ceramic Pin Grid Array“ – Versionsunterschied
Erscheinungsbild
[gesichtete Version] | [gesichtete Version] |
Inhalt gelöscht Inhalt hinzugefügt
K Abkürzung ausgeschrieben |
K Kategorie:Elektrisches Bauelement nach Kategorie:Gehäuse geändert |
||
Zeile 10: | Zeile 10: | ||
* [[Organic Pin Grid Array|OPGA]] |
* [[Organic Pin Grid Array|OPGA]] |
||
[[Kategorie: |
[[Kategorie:Gehäuse]] |
||
[[Kategorie:CPU-Sockel]] |
[[Kategorie:CPU-Sockel]] |
||
Version vom 20. September 2009, 13:42 Uhr

Das Ceramic Pin Grid Array (CPGA) ist eine Gehäusebauform für elektronische Chips, wie zum Beispiel Prozessoren.
Der Halbleiterchip ist dabei auf einem wärmeleitenden Keramikträger fixiert, über und durch den die Signal- und Datenleitungen auf ein Raster (Array) von nadelähnlichen Kontakten (Pins) geleitet werden. In der Regel wird der Träger mit seinen Kontakten in einen entsprechenden Sockel gesteckt.
Verbreitete Prozessoren mit CPGA als Träger sind zum Beispiel die erste Generation der Pentium-Prozessoren, die Sockel-A-Varianten des Athlon (nur Thunderbird) und die Duron-Familie.