„Erasable Programmable Logic Device“ – Versionsunterschied
[ungesichtete Version] | [ungesichtete Version] |
Keine Bearbeitungszusammenfassung |
KKeine Bearbeitungszusammenfassung |
||
Zeile 1: | Zeile 1: | ||
[[Datei:PLCC84 UV Cypress.jpg|mini|Ein EPLD von [[Cypress Semiconductor Corporation|Cypress]] im [[Plastic Leaded Chip Carrier|PLCC]]-[[Chipgehäuse]]]] |
[[Datei:PLCC84 UV Cypress.jpg|mini|Ein EPLD von [[Cypress Semiconductor Corporation|Cypress]] im [[Plastic Leaded Chip Carrier|PLCC]]-[[Chipgehäuse]]]] |
||
Ein '''Erasable Programmable Logic Device''' ('''EPLD''') ist ein bereits als historisch zu bezeichnender, durch UV-Licht löschbarer programmierbarer Logikbaustein, der in der [[Floating Gate|Floating-Gate]]-Technologie aufgebaut ist. Im Vergleich zu [[Programmable Array Logic|PAL]]-Bausteinen ist die Anzahl der Gatter, die programmiert werden können, um einiges höher. |
Ein '''{{lang|en|Erasable Programmable Logic Device}}''' ('''EPLD''', engl., dt. etwa „löschbares programmierbares Logikbauelement“) ist ein bereits als historisch zu bezeichnender, durch UV-Licht löschbarer programmierbarer Logikbaustein, der in der [[Floating Gate|Floating-Gate]]-Technologie aufgebaut ist. Im Vergleich zu [[Programmable Array Logic|PAL]]-Bausteinen ist die Anzahl der Gatter, die programmiert werden können, um einiges höher. |
||
Bei der Programmierung des EPLD wird auf dem isolierten Floating-Gate Ladung gespeichert, die mit [[UV-Licht]] wieder gelöscht werden kann, da diese Strahlung die Ladungen wieder entfernt. Ein geladenes Floating-Gate stellt dabei eine Unterbrechung dar. Ein EPLD ist aus einer [[Und-Gatter]]-Eingangsmatrix aufgebaut, die programmiert werden kann, sowie aus einer [[Oder-Gatter|Oder]]-Ausgangsmatrix, welche bereits fest verdrahtet auf dem [[Mikroprozessor|Chip]] ist. |
Bei der Programmierung des EPLD wird auf dem isolierten Floating-Gate Ladung gespeichert, die mit [[UV-Licht]] wieder gelöscht werden kann, da diese Strahlung die Ladungen wieder entfernt. Ein geladenes Floating-Gate stellt dabei eine Unterbrechung dar. Ein EPLD ist aus einer [[Und-Gatter]]-Eingangsmatrix aufgebaut, die programmiert werden kann, sowie aus einer [[Oder-Gatter|Oder]]-Ausgangsmatrix, welche bereits fest verdrahtet auf dem [[Mikroprozessor|Chip]] ist. |
||
Zeile 7: | Zeile 7: | ||
== Literatur == |
== Literatur == |
||
K. Weigl: |
K. Weigl: ''Anwendungsprogrammierbare Logik mit EPLD''. In: ''Design & Elektronik.'' Teil 1: Nr.18, 1986 und Teil 2: Nr.19 1986. |
||
[[Kategorie:Programmierbare Logik]] |
[[Kategorie:Programmierbare Logik]] |
Version vom 27. November 2019, 23:43 Uhr

Ein Erasable Programmable Logic Device (EPLD, engl., dt. etwa „löschbares programmierbares Logikbauelement“) ist ein bereits als historisch zu bezeichnender, durch UV-Licht löschbarer programmierbarer Logikbaustein, der in der Floating-Gate-Technologie aufgebaut ist. Im Vergleich zu PAL-Bausteinen ist die Anzahl der Gatter, die programmiert werden können, um einiges höher.
Bei der Programmierung des EPLD wird auf dem isolierten Floating-Gate Ladung gespeichert, die mit UV-Licht wieder gelöscht werden kann, da diese Strahlung die Ladungen wieder entfernt. Ein geladenes Floating-Gate stellt dabei eine Unterbrechung dar. Ein EPLD ist aus einer Und-Gatter-Eingangsmatrix aufgebaut, die programmiert werden kann, sowie aus einer Oder-Ausgangsmatrix, welche bereits fest verdrahtet auf dem Chip ist.
Die EPLDs gibt es seit etwa 1984. Sie werden heute kaum noch eingesetzt und sind praktisch vollständig durch CPLDs oder FPGAs ersetzt worden.
Literatur
K. Weigl: Anwendungsprogrammierbare Logik mit EPLD. In: Design & Elektronik. Teil 1: Nr.18, 1986 und Teil 2: Nr.19 1986.