„Instruction Systolic Array“ – Versionsunterschied
Erscheinungsbild
[gesichtete Version] | [gesichtete Version] |
Inhalt gelöscht Inhalt hinzugefügt
→Literatur: form |
K Linkfix nach Artikelverschiebung mit AWB |
||
Zeile 1: | Zeile 1: | ||
Ein '''Instruction Systolic Array (ISA)''' ist im Gegensatz zum [[Systolischer Array|Systolischen Array]] ein gitterartig verbundenes [[Netzwerk]] von einfachsten Berechnungseinheiten ([[Prozessor |
Ein '''Instruction Systolic Array (ISA)''' ist im Gegensatz zum [[Systolischer Array|Systolischen Array]] ein gitterartig verbundenes [[Netzwerk]] von einfachsten Berechnungseinheiten ([[Prozessor]]en), das dadurch gekennzeichnet ist, dass die Befehle von einer Ecke in synchronen Wellen ([[systolisch]]) hindurchgepumpt werden, nach dem Prinzip ''Single Instruction Multiple Data'' ([[Flynnsche Klassifikation#SIMD (Single Instruction, Multiple Data)|SIMD]]). Ein ISA ist eine einfache und daher bei Berechnungen besonders schnelle Architektur. Die Schwierigkeit dabei ist die [[Programmierung]] geeigneter [[Algorithmus|Algorithmen]]. |
||
== Literatur == |
== Literatur == |
||
Zeile 7: | Zeile 7: | ||
*[http://www.iti.fh-flensburg.de/lang/papers/isa/index.htm http://www.iti.fh-flensburg.de/lang/papers/isa/index.htm] |
*[http://www.iti.fh-flensburg.de/lang/papers/isa/index.htm http://www.iti.fh-flensburg.de/lang/papers/isa/index.htm] |
||
[[Kategorie: |
[[Kategorie:Rechnerarchitektur]] |
Version vom 12. September 2015, 13:46 Uhr
Ein Instruction Systolic Array (ISA) ist im Gegensatz zum Systolischen Array ein gitterartig verbundenes Netzwerk von einfachsten Berechnungseinheiten (Prozessoren), das dadurch gekennzeichnet ist, dass die Befehle von einer Ecke in synchronen Wellen (systolisch) hindurchgepumpt werden, nach dem Prinzip Single Instruction Multiple Data (SIMD). Ein ISA ist eine einfache und daher bei Berechnungen besonders schnelle Architektur. Die Schwierigkeit dabei ist die Programmierung geeigneter Algorithmen.
Literatur
- H.W. Lang: The Instruction Systolic Array, a Parallel Architecture for VLSI. Integration, the VLSI Journal 4, 65-74 (1986)